アルデック、HES-DVM Proto "Cloud Edition "を発表 - FPGAベースのASICおよびSoCプロトタイピングへのアクセスを容易になります

Date: 2021/06/02
Type: Release

Henderson, NV, USA – 2021年6月2日 – HDL混在言語シミュレーションとFPGAおよびASICのハードウェア・アシステッド・ベリフィケーションのパイオニアであるAldec, Inc. (以下「アルデック」)は、HES-DVM Proto Cloud Edition (CE) を発売しました。HES-DVM Proto CEは、Amazon Web Service(AWS)を通じて提供され、SoC/ASICデザインのFPGAベースのプロトタイピングに使用できます。また、デザインの自動分割に重点を置き、デザインを対応するために最大4つのFPGAが必要な場合の立ち上げ時間を大幅に削減します。

 

HES-DVM Proto CEは、アルデックのHESプリシリコントロタイピングボード、サードパーティ製ボード、またはユーザーが自社で開発したプラットフォームで使用することが可能で、月額2,359.50ドルと安価なため、試作期間の短いプロジェクトでの使用に最適です。また複数のプロジェクトを抱えている企業にとって、HES-DVM Proto CEは、従来のライセンス版への投資を検討する前にHES-DVMを評価するのに最適な方法です。

 

アルデックのハードウェア事業部ゼネラルマネージャー Zibi Zalewskiのコメント:
「2019年にHES-DVMの自動 FPGA パーティショニング機能を導入しました。マルチFPGAデザインのプロトタイプで、セットアップの自動化、エラーの削減、時間を大幅に節約でき、すぐに成功することが証明されました。

 

現在のSoCは、電力効率、クロック分配、ゲーティング、階層バス アーキテクチャなどの多くのASICタイプの要件を満たすように設計されており、最高パフォーマンスの保証、デッドロックの回避、電力需要のピークを最小限に抑えます。このようなASICの多くの要件を満たすには、デザインアーキテクチャや階層が必要となりますが、リソースの割り当てやインターコネクトの方法が異なるため、FPGAベースのプロトタイピングプラットフォームには容易に収まりません。プロトタイプ作成のためにデザイン階層を変更することは避けなければなりません。そのためにはバランスのとれたパーティション(オリジナルのデザイン階層に沿ってモジュールのインスタンスを選択して配置)を自動的に作成してくれるツールが重要になります。このツールは、タイミングクリティカルパスや代替のFPGAパーティションスキームとそれらのインターコネクトへの影響を評価するための優れた制御性と高度な解析も提供する必要があります。」

 

それと同じくらい重要なのが、「FPGAのI/O数が限られている場合に生じる問題を解決するために、LVDSベースのシリアライザでI/O接続を自動的に処理することです。」とZalewskiは説明しています。

 

Zalewskiは続けて次のように述べています:
「このような設計者の要望に応えるのが、EDAツールとして定評のある当社のHES-DVMです。HES-DVM Proto CEは、この非常に強力な機能を"オンデマンド "のクラウド運用モデルにより、手頃な価格と容易な拡張性で、ASICやSoC設計のプロトタイプ作成時間の短縮を切望する設計者に提供します。」

 

HES-DVM Proto CEは、DVMパーティショニング・ソフトウェアとアルデックの実績ある高速合成エンジン「SyntHESer」を搭載し、AWS AMIですぐに使える環境として提供されます。ユーザーはデザインのRTLソースコードをコピーするだけで、すぐにパーティショニングを開始することが可能で、一般的なITやソフトウェアのメンテナンスの問題を回避できます。最高レベルのセキュリティはAmazon AWSによって保証され、AWS MarketplaceのAMIを認証する厳しいプロセスが行われます。

 

HES-DVM Proto CEは、最大4つのXilinx FPGAを搭載したプロトタイプ(アルデックのHESのような既成のプロトタイピングボードや、サードパーティ製、または特定のプロジェクト用にカスタムメイドされ、商用プラットフォームでは利用できない機能を提供する自社開発のFPGAボード)に使用できます。また、プロジェクトの規模が大きくなり、4つ以上のパーティションが必要になった場合は、オンプレミス版(標準ライセンス)のHES-DVMにシームレスに移行することができ、任意の数のFPGAに対応できます。

 

Zalewskiは次のように結論付けています:
「HES-DVM Proto CEは、予算的に余裕のある中規模プロジェクトを対象としています。要するに非常にパワフルで時間を節約できるEDAツールを、年間を通してデザインパーティショニングを行う必要のないユーザー向けに、非常に手頃な価格で提供しています。」

 

HES-DVM Proto CEは購入できるようになりました。 

 

Amazon Cloud

アルデックは、HES-DVM Proto Cloud Edition(CE)を発表しました。Amazon Web Service (AWS) を通じて提供されるこのクラウドベースのツールは、FPGAベースのSoC/ASICデザインのプロトタイピングに使用でき、デザインの自動分割に重点を置いているため、立ち上げ時間を大幅に短縮できます。

 

HES™ プロトタイピングについて

アルデックは、Xilinx Virtex UltraScale+、UltraScale、Virtex-7ファミリの最大のXilinx FPGAをベースにしたHES™ FPGA アクセラレータボードの製品ラインナップを提供しています。各ボードは標準化されたFMCおよびBPX ドーターカードコネクタを使用し、簡単に拡張できるように設計されています。

 

HES-DVM-CE™について

HES-DVM Proto CEは、マルチFPGAプロトタイピングプラットフォームへのデザインのコンパイルおよびパーティショニングに使用される HES-DVMソフトウェア製品のクラウドエディションです。HES-DVM Proto CEは、Aldec HES-DVMソフトウェアがプリインストールされたAmazon Linuxイメージをベースに構築されたAmazon Machine Image (AMI)として、Amazon AWS Marketplaceから提供されます。HES-DVM Proto CEは、デザインパーティショニングのためのElectronic Design Automationソフトウェアと、Amazon Elastic Compute Cloud (Amazon EC2)のコンピュートプラットフォームのスケーラビリティを組み合わせています。

 

アルデックについて

アルデックは、ネバダ州ヘンダーソンに本社を置き、エレクトロニクス・デザイン検証のインダストリリーダーです。RTL設計、RTLシミュレータ、ハードウェア・アシステッド・ベリフィケーション、SoC/ASICエミュレーション・プロトタイピング、デザインルールチェック、CDC検証、IPコア、要求ライフサイクル管理、DO-254機能検証、ハイパフォーマンスコンピューティングおよび軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。 www.aldec.com

Ask Us a Question
x
Ask Us a Question
x
Captcha ImageReload Captcha
Incorrect data entered.
Thank you! Your question has been submitted. Please allow 1-3 business days for someone to respond to your question.
Internal error occurred. Your question was not submitted. Please contact us using Feedback form.
We use cookies to ensure we give you the best user experience and to provide you with content we believe will be of relevance to you. If you continue to use our site, you consent to our use of cookies. A detailed overview on the use of cookies and other website information is located in our Privacy Policy.