Say Hi To Hybrid: ARM Fast Models meet Aldec Emulation

Date: 2015/10/29Type: In the News

by Doug Amos

It has been proposed for some time that virtual platforms could be linked to emulation hardware in order to co-verify the software and hardware components of an SoC. However, that proposal now has evolved into hybrid emulation, a practical solution to allow pre-silicon verification and validation of today’s complex SoC designs.

First-rate work by the standards body Accellera and the Open SystemC Initiative (OSCI) has given us all Transaction-Level Modeling, or TLM. TLM has enabled us to create a virtual platform of a CPU sub-system, trading off accuracy for speed in order to provide an early target to test software. In the early days, a common obstacle to realizing such virtual platforms was the availability of SystemC models for various components, for example, a new CPU. If none was available then we would lose time generating a trustworthy model, eroding the benefit of early software test.

For the rest of this article, visit Semiconductor Engineering.



アルデックの協調エミュレーション・ソリューションHES™, ARM® TechCon Innovation Challengeの最終候補にノミネート

Date: 2015/10/29Type: Release

Henderson, NV – 2015年10月29日 - システム設計およびASIC設計のHDL混合言語シミュレーションとハードウェア・アシステッド・ベリフィケーションのパイオニアである Aldec, Inc. (以下「アルデック」)の協調シミュレーション・ソリューション『HES™』がARM® TechCon Innovation ChallengeでBest Software Productの最終選考に残りました。HESにARM Fast Modelのサポートが新たに加わり、ソフトウェア・エンジニアはエミュレーションとバーチャル・プロトタイピングを合わせたスピードを検証で活かせるようになりました。

アルデックのハードウェア・テクニカルサポート・マネージャのKrzysztof Szczurは次のように述べています。「標準的なSoCブロックは仮想プラットフォーム上でカスタムのIPとは別々にシミュレーションされるのが普通になっています。ですが、当社は別々に分かれていたこの2つを統一するために鋭意開発してきました。著名なスポーツジャーナリストの Howard Cosell の言葉に、『究極の勝利とは、ベストを尽くせたこと、努力の見返りがあったことを悟って心の中で満足できたときにこそ得られるものだ』というものがあります。この意味で、当社にとっての究極の勝利は、HES-DVM™をリリースしたことと、ARM Fast Modelを組み込んで、世界に類を見ないSoCデザイン・組込ソフトウェア開発用ハイブリッド検証プラットフォームを完成できたことです。」

 

読者投票での受賞作をARM TechConで発表

ARM TechCon Innovationの最終選考進出製品は、EDN/EE TimesのエディターとARMのエキスパートからなるパネルで選考され、Best Software Product, Best Chip Product, Best System, Best IoT Productの部門ごとに、最後は読者投票で選ばれます。受賞作はカリフォルニア州サンタクララで11/10〜12に開催されるARM TechConで発表されます。アルデックのエンジニアもARM TechConに参加します。ブース623でHESのハイブリッド・エミュレーションをデモンストレーションします。

 

アルデックのハードウェア・エミュレーション・ソリューション(HES)について

HES-7™はの高性能でスケーラブルなFPGAベース・汎用SoC/ASICハードウェア検証・ソフトウェア検証用プラットフォームです。HES-7は、HES-DVMと併せて、全世界の開発現場でシミュレーション・アクセラレーション、エミュレーション、ハイブリッド・バーチャル・プロトタイプ、協調エミュレーション、高速プロトタイピング、MHzスピードでのソフトウェア検証など色々な用途に使われています。アルデックのハードウェア・エミュレーション・ソリューションについて詳しくはこちらをご覧ください。

評価をご希望の方は、sales-jp@aldec.comまたは03-5312-1791までお問い合わせください。

 

アルデックについて

1984年設立のアルデックはエレクトロニクス・デザイン検証のインダストリ・リーダです。RTL設計、RTLシミュレータ、ハードウエア・アシステッド・ベリフィケーション、SoCおよびASICプロトタイピング、エミュレーション、デザインルールチェック、CDC検証、VIPトランザクタ、要求ライフサイクル管理、DO-254機能検証および軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。 http://www.aldec.com/

 


AldecはAldec, Inc.の登録商標です。その他の商標および登録商標は各所有者の財産です。

Media Contact: アルデック・ジャパン株式会社
宮島 健
03-5312-1791
sales-jp@aldec.com
www.aldec.com


Printed version of site: www.aldec.com/jp/company/news/2015-10-29