アルデック、FPGAベースのアルゴリズム・アクセラレータをSC17で展示

Date: 2017/11/09Type: Release

Denver, CO – 2017年11月9日 – Aldec Inc., (以下「アルデック」)は、2017年11月12~16日に米国コロラド州デンバーで開催されるSC17でFPGAベースのアクセラレータ「HES-HPC™」を発表します。HES-HPCはDSPスライス数最大、最新・最高性能の Xilinx® UltraScale™ および UltraScale+™ を搭載し、ゲノムショートリード・アライメント、クラウドコンピューティング、データマイニング、高頻度取引、暗号解読などに応用される低レイテンシアプリケーションやアルゴリズムを自社施設内で実行するのに最適なアクセラレータです。 

 

スケーラブルな HES-HPC プラットフォームは PCIe x8 と PCIe x16 をサポートし、オンボードメモリを搭載しています。また次のように色々な構成で利用できます:

  • 1Uまたは2Uのラック型サーバー ロープロファイルPCIe x16カード7枚構成、UltraScale+ XCVU9P (最大2.5Mロジックセル、6,840 DSP内蔵)、3x QDR-II+ 144Mbメモリおよび最大131Gb/sの2x QSFP28コネクタを搭載。
  • デスクトップ・システム UltraScale Kintex XCKU115 (最大1.5Mロジックセル、5,520 DSP内蔵)1個がホストとして動作するZynq XC7Z100に接続、16GB DDR4メモリ2個、576Mb RLDRAM-3メモリ4個、QSFP+コネクタ2本、およびUSB3.0スロットを搭載。
  • シングルボード UltraScale Virtex XCVU440 を1個搭載、ホストの Zynq XC7Z100 に接続、16GB DDR4メモリ2個、576Mb RLDRAM-3メモリ2個、FMCコネクタ4本およびQSFP+コネクタ1本搭載。  

 

アルデックのマーケティングディレクターLouie De Lunaのコメント:
「ホストとFPGA間の伝送を簡素化するために、PCIe~AXI間のハードウェアインフラとC/C++ソフトウェアAPIを用意しました。転送速度は 2 GB/s 以上で、LinuxやWindowsで動作する上位層アプリケーションへの書き込みに利用できます。また、プログラミングやボードとの通信に必要なドライバやユーティリティなどを含んだHes.Asic.Protoソフトウェアパッケージも提供します。」

 

アルデックはブース番号254で次のデモンストレーションを展示します:

  • Design Encryption Standard (DES) コードブレイカー - 鍵の組み合わせの数が2^56のDES Brute Force Code Breakerのリファレンスデザイン。最大入力周波数は175MHzで、1 DESインスタンスに対し1秒間で1億7500万の組み合わせを処理可能。6144個のDESインスタンスのハッキングに要する時間は、Xilinx UltraScale US-440を6個搭載したHES-HPCで、トータルでも20時間以内です。
  • Vibe 移動検出 – ViBe™ Background Subtraction アルゴリズムとFPGAベースのアクセラレータ HES-HPC™ で構築されたリファレンスデザイン。1920x1080, 30fpsで動作。画像処理の背景除去技術を応用し、録画された映像から動く物体を変換・検出します。HES-HPCプラットフォームはFPGAの超並列処理能力による高いパフォーマンスを活かして計算負荷の高い画像変換を実行することで、全体的な性能を向上させます。
  • ゲノムショートリード・アライメント - Renelife® ReneGENE™ 用の高性能リコンフィギュラブルFPGAアクセラレータ・エンジン。アルデックの HES-HPC を基盤にして、ビッグデータマッピングと次世代シークエンシング (NGS) プラットフォームからのDNAショートリード・アライメントを精確・超高速に実行します。AccuRAは、8コアの3.5 GHz AMD® FX™ プロセッサとシステムメモリ16GBの環境で動作するBFASTなど市販の標準的な発見的アライメントツールと比較しても、1500倍以上高速です。

 

アルデックについて

米国ネバダ州ヘンダーソンに本社を置くアルデックは、エレクトロニクス・デザイン検証のインダストリ・リーダです。RTL設計、RTLシミュレータ、ハードウエア・アシステッド・ベリフィケーション、SoC/ASICプロトタイピング、デザインルールチェック、IPコア、組込み、要求ライフサイクル管理、DO-254機能検証および軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。www.aldec.com



Printed version of site: www.aldec.com/jp/company/news/2017-11-09